<listing id="vjp15"></listing><menuitem id="vjp15"></menuitem><var id="vjp15"></var><cite id="vjp15"></cite>
<var id="vjp15"></var><cite id="vjp15"><video id="vjp15"><menuitem id="vjp15"></menuitem></video></cite>
<cite id="vjp15"></cite>
<var id="vjp15"><strike id="vjp15"><listing id="vjp15"></listing></strike></var>
<var id="vjp15"><strike id="vjp15"><listing id="vjp15"></listing></strike></var>
<menuitem id="vjp15"><strike id="vjp15"></strike></menuitem>
<cite id="vjp15"></cite>
<var id="vjp15"><strike id="vjp15"></strike></var>
<var id="vjp15"></var>
<var id="vjp15"></var>
<var id="vjp15"><video id="vjp15"><thead id="vjp15"></thead></video></var>
<menuitem id="vjp15"></menuitem><cite id="vjp15"><video id="vjp15"></video></cite>
<var id="vjp15"></var><cite id="vjp15"><video id="vjp15"><thead id="vjp15"></thead></video></cite>
<var id="vjp15"></var>
<var id="vjp15"></var>
<menuitem id="vjp15"><span id="vjp15"><thead id="vjp15"></thead></span></menuitem>
<cite id="vjp15"><video id="vjp15"></video></cite>
<menuitem id="vjp15"></menuitem>

抗干擾型脈沖間隔測量系統的輸入電路的制作方法

文檔序號:6254098閱讀:354來源:國知局
抗干擾型脈沖間隔測量系統的輸入電路的制作方法
【專利摘要】本實用新型提供一種抗干擾型脈沖間隔測量系統的輸入電路,包括脈沖正輸入端PULSE+、脈沖負輸入端PULSE-以及脈沖輸出端OUT,脈沖正輸入端PULSE+通過一階低通濾波電路與比較電路同相輸入端相連,脈沖負輸入端PULSE-與零電位參考端相連;比較電路輸出端分出兩路,分別通過第四電阻R4和RC延時電路連接于與門電路的兩路輸入端,與門電路U1D的輸出端作為脈沖輸出端OUT。本實用新型的有益效果在于:通過遲滯比較,使得脈沖間隔測量準確高效;設置多級抗干擾措施,有效去除各種干擾,信號穩定準確;電路結構合理,成本低且提高測量精度效果明顯。
【專利說明】抗干擾型脈沖間隔測量系統的輸入電路
【技術領域】
[0001]本實用新型涉及脈沖時間間隔測量【技術領域】,具體涉及一種抗干擾型脈沖間隔測量系統的輸入電路。
【背景技術】
[0002]脈沖時間間隔測量被廣泛應用于通信、雷達、電子戰、衛星及導航定位等領域。例如,雷達測距精度的提高依賴于發射脈沖與回波脈沖時間間隔測量精度的提高;雷達PRI的高精度提取本身就是一個時間間隔測量問題;多站無源定位精度提高的一個重要限制因素是時差測量精度;而時差測量本身也屬于時間間隔測量的范疇。因此高精度時間間隔測量方法具有十分重要的意義,由于在實際應用環境中存在大量未知干擾源,當待檢信號源經較長電纜引入或屏蔽措施不當,脈沖信號會受到污染,導致脈沖邊沿誤判,這嚴重影響脈沖時間間隔的測量精度。當前廣泛應用的一些時間間隔測量方法通常是弱化或忽略干擾噪聲的存在,限制這些方法的應用范圍,雖然有些方法采用常規的軟硬件濾波技術抑制干擾的影響,但這類濾波系統又存在濾波器帶寬與脈沖檢測系統動態特性的矛盾。

【發明內容】

[0003]本實用新型針對現有技術存在的上述問題,提供一種抗干擾型脈沖間隔測量系統的輸入電路。
[0004]為實現上述發明目的,本實用新型采用以下技術方案:
[0005]抗干擾型脈沖間隔測量系統的輸入電路,包括脈沖正輸入端TOLSE+、脈沖負輸入端PULSE-以及脈沖輸出端0UT,脈沖正輸入端I3ULSE+通過一階低通濾波電路與比較電路同相輸入端相連,脈沖負輸入端PULSE-與零電位參考端相連;比較電路輸出端分出兩路,分別通過第四電阻R4和RC延時電路連接于與門電路的兩路輸入端,與門電路UlD的輸出端作為脈沖輸出端OUT。
[0006]進一步地,一階低通濾波電路包括第一電阻Rl和第一電容Cl,第一電阻Rl —端與脈沖正輸入端F1ULSE+相連另一端與比較電路中的比較器UlA同相輸入端相連,第一電容Cl 一端與比較電路中的比較器UlA同相輸入端相連另一端接地GND。
[0007]進一步地,所述比較器UlA的反相輸入端通過第二電阻R2與直流電源相連,比較器UlA的接地端接地GND并通過一穩壓二極管Dl與第二電阻R2相連,穩壓二極管Dl陰極連接第二電阻R2及比較器UlA反相輸入端,穩壓二極管Dl陽極接地GND。
[0008]進一步地,所述比較器UlA電源端連接直流電源,直流電源通過第二電容C2接地GND,比較器UlA電源端和輸出端之間還連接有作為上拉電阻的第三電阻R3。
[0009]進一步地,所述第四電阻R4 —端與比較器UlA輸出端相連另一端和與門電路UlD的輸入端之一相連,RC延時電路包括第五電阻R5和第三電容C3,第五電阻R5 —端與比較器UlA輸出端相連另一端和與門電路UlD的另一輸入端相連。
[0010]進一步地,所述比較器UlA型號為LM339AD,與門電路UlD型號為SN74R)8D。[0011]進一步地,所述第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4及第五電阻R5均為溫度系數相同的同型電阻。
[0012]進一步地,所述RC延時電路的延時時間為2πχ10-5 ±10% S。
[0013]進一步地,所述RC延時電路中的第五電阻阻值范圍為I~50 KQ。
[0014]本實用新型的有益效果在于:通過遲滯比較,使得脈沖間隔測量準確高效;設置多級抗干擾措施,有效去除各種干擾,信號穩定準確;電路結構合理,成本低且提高測量精度效果明顯。
【專利附圖】

【附圖說明】
[0015]圖1為本實用新型電路圖。
【具體實施方式】
[0016]以下結合附圖和【具體實施方式】對本實用新型作進一步說明:
[0017]參照圖1所示,本實用新型的抗干擾型脈沖間隔測量系統的輸入電路包括脈沖正輸入端PULSE+、脈沖負輸入端PULSE-以及脈沖輸出端0UT,脈沖正輸入端I3ULSE+通過一階低通濾波電路與比較電路同相輸入端相連,脈沖負輸入端PULSE-與零電位參考端相連;t匕較電路輸出端分出兩路,分別通過第四電阻R4和RC延時電路連接于與門電路的兩路輸入端,與門電路UlD的輸出端作為脈沖輸出端OUT。
[0018]本實施例中,一階低通濾波電路包括第一電阻Rl和第一電容Cl,第一電阻Rl—端與脈沖正輸入端F1ULSE+相連另一端與比較電路中的比較器UlA同相輸入端相連,第一電容Cl 一端與比較電路中的比較器UlA同相輸入端相連另一端接地GND。
[0019]為進一步提高信號穩定性,所述比較器UlA的反相輸入端通過第二電阻R2與直流電源相連,比較器UlA的接地端接地GND并通過一穩壓二極管Dl與第二電阻R2相連,穩壓二極管Dl陰極連接第二電阻R2及比較器UlA反相輸入端,穩壓二極管Dl陽極接地GND。
[0020]所述比較器UlA電源端連接直流電源,直流電源通過第二電容C2接地GND,比較器UlA電源端和輸出端之間還連接有作為上拉電阻的第三電阻R3。所述第四電阻R4—端與比較器UlA輸出端相連另一端和與門電路UlD的輸入端之一相連,RC延時電路包括第五電阻R5和第三電容C3,第五電阻R5 —端與比較器UlA輸出端相連另一端和與門電路UlD的另一輸入端相連。所述比較器UlA型號為LM339AD,與門電路UlD型號為SN74R)8D。所述第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4及第五電阻R5均為溫度系數相同的同型電阻。所述RC延時電路的延時時間為2πχ10-3±10% s。RC延時電路中的第五電阻阻值范圍為I~50 ΚΩ。
[0021]雖然本實用新型已通過參考優選的實施例進行了圖示和描述,但是,本領域普通技術人員應當了解,可以不限于上述實施例的描述,在權利要求書的范圍內,可作形式和細節上的各種變化。
【權利要求】
1.抗干擾型脈沖間隔測量系統的輸入電路,包括脈沖正輸入端(PULSE+)、脈沖負輸入端(PULSE-)以及脈沖輸出端(OUT),其特征在于:脈沖正輸入端(PULSE+)通過一階低通濾波電路與比較電路同相輸入端相連,脈沖負輸入端I3ULSE-與零電位參考端相連;比較電路輸出端分出兩路,分別通過第四電阻(R4)和RC延時電路連接于與門電路的兩路輸入端,與門電路(UlD )的輸出端作為脈沖輸出端(OUT )。
2.根據權利要求1所述的抗干擾型脈沖間隔測量系統的輸入電路,其特征在于:所述一階低通濾波電路包括第一電阻(Rl)和第一電容(Cl),第一電阻(Rl) —端與脈沖正輸入端(PULSE+)相連另一端與比較電路中的比較器(UlA)同相輸入端相連,第一電容(Cl)一端與比較電路中的比較器(UlA)同相輸入端相連另一端接地(GND)。
3.根據權利要求2所述的抗干擾型脈沖間隔測量系統的輸入電路,其特征在于:所述比較器(UlA)的反相輸入端通過第二電阻(R2)與直流電源相連,比較器(UlA)的接地端接地(GND)并通過一穩壓二極管(Dl)與第二電阻(R2)相連,穩壓二極管(Dl)陰極連接第二電阻(R2)及比較器(UlA)反相輸入端,穩壓二極管(Dl)陽極接地(GND)。
4.根據權利要求3所述的抗干擾型脈沖間隔測量系統的輸入電路,其特征在于:所述比較器(UlA)電源端連接直流電源,直流電源通過第二電容(C2)接地(GND),比較器(UlA)電源端和輸出端之間還連接有作為上拉電阻的第三電阻(R3)。
5.根據權利要求4所述的抗干擾型脈沖間隔測量系統的輸入電路,其特征在于:所述第四電阻(R4)—端與比較器(UlA)輸出端相連另一端和與門電路(UlD)的輸入端之一相連,RC延時電路包括第五電阻(R5)和第三電容(C3),第五電阻(R5) —端與比較器(UlA)輸出端相連另一端和與門電路(UlD)的另一輸入端相連。
6.根據權利要求3所述的抗干擾型脈沖間隔測量系統的輸入電路,其特征在于:所述比較器(UlA)型號為LM339AD,與門電路(UlD)型號為SN74R)8D。
7.根據權利要求3所述的抗干擾型脈沖間隔測量系統的輸入電路,其特征在于:所述第一電阻(R1)、第二電阻(R2)、第三電阻(R3)、第四電阻(R4)及第五電阻(R5)均為溫度系數相同的同型電阻。
8.根據權利要求3所述的抗干擾型脈沖間隔測量系統的輸入電路,其特征在于:所述RC延時電路的延時時間為2irxl0_5±10% S。
9.根據權利要求8所述的抗干擾型脈沖間隔測量系統的輸入電路,其特征在于:所述RC延時電路中的第五電阻阻值范圍為I?50 KQ。
【文檔編號】G04F10/00GK203595907SQ201320695701
【公開日】2014年5月14日 申請日期:2013年11月5日 優先權日:2013年11月5日
【發明者】嚴東, 石巖, 王茂林, 夏全國, 劉少偉, 孫朝江, 張露池, 宋軍, 李本任, 張志華 申請人:中國人民解放軍92941部隊
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
韩国伦理电影