<listing id="vjp15"></listing><menuitem id="vjp15"></menuitem><var id="vjp15"></var><cite id="vjp15"></cite>
<var id="vjp15"></var><cite id="vjp15"><video id="vjp15"><menuitem id="vjp15"></menuitem></video></cite>
<cite id="vjp15"></cite>
<var id="vjp15"><strike id="vjp15"><listing id="vjp15"></listing></strike></var>
<var id="vjp15"><strike id="vjp15"><listing id="vjp15"></listing></strike></var>
<menuitem id="vjp15"><strike id="vjp15"></strike></menuitem>
<cite id="vjp15"></cite>
<var id="vjp15"><strike id="vjp15"></strike></var>
<var id="vjp15"></var>
<var id="vjp15"></var>
<var id="vjp15"><video id="vjp15"><thead id="vjp15"></thead></video></var>
<menuitem id="vjp15"></menuitem><cite id="vjp15"><video id="vjp15"></video></cite>
<var id="vjp15"></var><cite id="vjp15"><video id="vjp15"><thead id="vjp15"></thead></video></cite>
<var id="vjp15"></var>
<var id="vjp15"></var>
<menuitem id="vjp15"><span id="vjp15"><thead id="vjp15"></thead></span></menuitem>
<cite id="vjp15"><video id="vjp15"></video></cite>
<menuitem id="vjp15"></menuitem>

一種基于ad8302芯片的增益相位測量電路的制作方法

文檔序號:2555647閱讀:568來源:國知局
一種基于ad8302芯片的增益相位測量電路的制作方法
【專利摘要】一種基于AD8302芯片的增益相位測量電路,包括AD8302芯片,所述AD8302芯片的第1引腳和第7引腳同時連接GND端和電容C6,電容C6的另一端同時連接電阻R1和第4引腳;第2引腳通過電容C2同時連接電阻R3和一個INPUTA端;第3引腳通過電容C4同時連接電阻R3的另一端、GND端、電阻R7和電容C5,電容C5的另一端與第5引腳連接,電容C7另一端與第6引腳連接;第8引腳通過電容C8連接GND端;第9引腳同時連接電阻R9和電阻R6,電阻R9另一端與第10引腳連接,電阻R6與PHASE端連接;第11引腳同時連接電阻R5和電阻R4,電阻R4另一端連接VREF端;第12引腳通過電阻R8同時連接第13引腳和電阻R2,電阻R2的另一端連接GAIN端。本實用新型采用對稱設計的兩路信號輸入,減小了線路誤差。
【專利說明】-種基于AD8302芯片的增益相位測量電路

【技術領域】
[0001] 本實用新型涉及測量領域,具體是一種基于AD8302芯片的增益相位測量電路。

【背景技術】
[0002] 微波光纖延遲線作為一種新型的性能優良的信號處理器件,在光纖傳感、光纖通 信及微波光子學領域得到應用。其中,微波光纖延遲線(mi電容C電阻Rowave fibe電阻R delay line, MFDL)利用光纖技術對調制在光波上的微波信號進行傳輸、分配和處理,具有 時間帶寬乘積大,工作頻率高,射頻單位延遲損耗非常小,抗干擾能力強,重量輕等特點,是 其他延遲線不能相比擬的。為了提高光通信器件在微波領域應用的教學水平,有人設計了 一套微波光纖延遲線技術教學實驗平臺,利用該平臺可以對微波光纖延遲線的時延特性進 行實驗研究,使學生能夠比較直觀的觀察和體驗微波光纖延時線的物理現象,加深對相關 光電子理論的理解,其主要實驗內容是:微波光纖延遲線特性的研究,如幅頻特性、相頻特 性、群時延特性等;根據時延特性來了解系統失真情況;學習微波光纖延遲線時延特性測 量方法。在該教學實驗平臺的核心為基于AD8302芯片的增益相位測量電路,但現有的增益 相位測量電路結構復雜。 實用新型內容
[0003] 本實用新型的目的在于提供一種基于AD8302芯片的增益相位測量電路,該電路 結構簡單,且能夠測量_60dbm的輸入信號。
[0004] 為實現上述目的,本實用新型提供如下技術方案:
[0005] -種基于AD8302芯片的增益相位測量電路,包括AD8302芯片,所述AD8302芯片 的第1引腳和第7引腳同時連接GND端和電容C6,電容C6的另一端同時連接電阻R1和 AD8302芯片的第4引腳,電阻R1的另一端同時連接VCC、電容C9和電容C206,且電容C9 和電容C206的另一端同時連接GND端;所述AD8302芯片的第2引腳通過電容C2同時連接 電阻R3和一個INPUTA端;所述AD8302芯片的第3引腳通過電容C4同時連接電阻R3的另 一端、GND端、電阻R7和電容C5,電容C5的另一端與AD8302芯片的第5引腳連接,電阻R7 的另一端同時連接電容C7和一個INPUTB端,電容C7另一端與AD8302芯片的第6引腳連 接;所述AD8302芯片的第8引腳通過電容C8連接GND端;所述AD8302芯片的第9引腳同 時連接電阻R9和電阻R6,電阻R9另一端與AD8302芯片的第10引腳連接,電阻R6與PHASE 端連接;所述AD8302芯片的第11引腳同時連接電阻R5和電阻R4,電阻R5的另一端連接 GND端,電阻R4另一端連接VREF端;所述AD8302芯片的第12引腳通過電阻R8同時連接 AD8302芯片的第13引腳和電阻R2,電阻R2的另一端連接GAIN端;所述AD8302芯片的第 14引腳通過電容C3連接GND端;INPUTA, INPUTB為兩路信號輸入,GAIN為增益電壓輸出, PHASE為相位電壓輸出,VREF為參考電壓輸出,輸入輸出均采用SMA-KE偏腳接頭,頻率上限 3Ghz。
[0006] 作為本實用新型進一步的方案:所述電阻R3,電阻R7為匹配電阻,阻值50 Ω ;電 容C2,電容C7為藕合電容,取容值為0. InF ;電容C4,電容C5為偏置補償電容,與電容C2, 電容C7匹配,取0. InF ;電容C6為電源濾波,與電容C2,電容C7匹配,取0. InF ;電容C3,電 容C8為濾波電容,與電容C2,電容C7匹配,取0. InF;電阻R2,電阻R4,電阻R6,電阻 R8,電阻R9為0 Ω,起阻高頻信號作用。
[0007] 與現有技術相比,本實用新型的有益效果是:本實用新型采用對稱設計的兩路信 號輸入,減小了線路誤差。

【專利附圖】

【附圖說明】
[0008] 圖1為基于AD8302芯片的增Μ相位測量電路的結構不意圖。

【具體實施方式】
[0009] 下面將結合本實用新型實施例中的附圖,對本實用新型實施例中的技術方案進行 清楚、完整地描述,顯然,所描述的實施例僅僅是本實用新型一部分實施例,而不是全部的 實施例。基于本實用新型中的實施例,本領域普通技術人員在沒有做出創造性勞動前提下 所獲得的所有其他實施例,都屬于本實用新型保護的范圍。
[0010] 請參閱圖1,本實用新型實施例中,一種基于AD8302芯片的增益相位測量電路,包 括AD8302芯片,所述AD8302芯片的第1引腳和第7引腳同時連接GND端和電容C6,電容C6 的另一端同時連接電阻R1和AD8302芯片的第4引腳,電阻R1的另一端同時連接VCC、電容 C9和電容C206,且電容C9和電容C206的另一端同時連接GND端;所述AD8302芯片的第 2引腳通過電容C2同時連接電阻R3和一個INPUTA端;所述AD8302芯片的第3引腳通過 電容C4同時連接電阻R3的另一端、GND端、電阻R7和電容C5,電容C5的另一端與AD8302 芯片的第5引腳連接,電阻R7的另一端同時連接電容C7和一個INPUTB端,電容C7另一端 與AD8302芯片的第6引腳連接;所述AD8302芯片的第8引腳通過電容C8連接GND端;所 述AD8302芯片的第9引腳同時連接電阻R9和電阻R6,電阻R9另一端與AD8302芯片的第 10引腳連接,電阻R6與PHASE端連接;所述AD8302芯片的第11引腳同時連接電阻R5和電 阻R4,電阻R5的另一端連接GND端,電阻R4另一端連接VREF端;所述AD8302芯片的第12 引腳通過電阻R8同時連接AD8302芯片的第13引腳和電阻R2,電阻R2的另一端連接GAIN 端;所述AD8302芯片的第14引腳通過電容C3連接GND端。
[0011] 本實用新型采用對稱設計的兩路信號輸入,減小了線路誤差。INPUTA,INPUTB 為兩路信號輸入,GAIN為增益電壓輸出,PHASE為相位電壓輸出,VREF為參考電壓輸出, 輸入輸出均采用SMA-KE偏腳接頭,頻率上限3Ghz。圖中電阻R3,電阻R7為匹配電阻, 阻值50 Ω ;電容C2,電容C7為藕合電容,由于本實用新型頻率為0. 5-1. 5Ghz,故取容值為 〇. InF ;電容C4,電容C5為偏置補償電容,與電容C2,電容C7匹配,取0. InF ;電容C6為電 源濾波,與電容C2,電容C7匹配,取0. InF ;電容C3,電容C8為濾波電容,與電容C2,電容 C7匹配,取0. InF;電阻R2,電阻R4,電阻R6,電阻R8,電阻R9為0Ω,起阻高頻信號作 用。
[0012] 由于本實用新型輸入信號頻率較高,因此對輸入部分進行了阻抗匹配,前級為同 軸線,阻抗為50 Ω,故需匹配50 Ω。本實用新型使用的為雙層板,使用一般的阻抗匹配模 型線寬過大,故模型選用表面共面波導和底層接地模型,板厚〇. 8500mm,介電常數4. 2,輸 入線寬30mill,輸入阻抗設為50 Ω,間距為7. OOOOmil,實際輸出阻抗為49. 98,滿足匹配要 求。
[0013] 對于本領域技術人員而言,顯然本實用新型不限于上述示范性實施例的細節,而 且在不背離本實用新型的精神或基本特征的情況下,能夠以其他的具體形式實現本實用新 型。因此,無論從哪一點來看,均應將實施例看作是示范性的,而且是非限制性的,本實用新 型的范圍由所附權利要求而不是上述說明限定,因此旨在將落在權利要求的等同要件的含 義和范圍內的所有變化囊括在本實用新型內。不應將權利要求中的任何附圖標記視為限制 所涉及的權利要求。
[0014] 此外,應當理解,雖然本說明書按照實施方式加以描述,但并非每個實施方式僅包 含一個獨立的技術方案,說明書的這種敘述方式僅僅是為清楚起見,本領域技術人員應當 將說明書作為一個整體,各實施例中的技術方案也可以經適當組合,形成本領域技術人員 可以理解的其他實施方式。
【權利要求】
1. 一種基于AD8302芯片的增益相位測量電路,其特征在于,包括AD8302芯片,所述 AD8302芯片的第1引腳和第7引腳同時連接GND端和電容C6,電容C6的另一端同時連接 電阻R1和AD8302芯片的第4引腳,電阻R1的另一端同時連接VCC、電容C9和電容C206, 且電容C9和電容C206的另一端同時連接GND端;所述AD8302芯片的第2引腳通過電容C2 同時連接電阻R3和一個INPUTA端;所述AD8302芯片的第3引腳通過電容C4同時連接電 阻R3的另一端、GND端、電阻R7和電容C5,電容C5的另一端與AD8302芯片的第5弓丨腳連 接,電阻R7的另一端同時連接電容C7和一個INPUTB端,電容C7另一端與AD8302芯片的 第6引腳連接;所述AD8302芯片的第8引腳通過電容C8連接GND端;所述AD8302芯片的 第9引腳同時連接電阻R9和電阻R6,電阻R9另一端與AD8302芯片的第10引腳連接,電阻 R6與PHASE端連接;所述AD8302芯片的第11引腳同時連接電阻R5和電阻R4,電阻R5的 另一端連接GND端,電阻R4另一端連接VREF端;所述AD8302芯片的第12引腳通過電阻R8 同時連接AD8302芯片的第13引腳和電阻R2,電阻R2的另一端連接GAIN端;所述AD8302 芯片的第14引腳通過電容C3連接GND端;INPUTA, INPUTB為兩路信號輸入,GAIN為增益 電壓輸出,PHASE為相位電壓輸出,VREF為參考電壓輸出,輸入輸出均采用SMA-KE偏腳接 頭,頻率上限3Ghz。
2. 根據權利要求1所述的基于AD8302芯片的增益相位測量電路,其特征在于,所述電 阻R3,電阻R7為匹配電阻,阻值50Ω ;電容C2,電容C7為藕合電容,取容值為0. InF;電 容C4,電容C5為偏置補償電容,與電容C2,電容C7匹配,取0. InF;電容C6為電源濾波, 與電容C2,電容C7匹配,取0. InF ;電容C3,電容C8為濾波電容,與電容C2,電容C7匹配, 取0. InF ;電阻R2,電阻R4,電阻R6,電阻R8,電阻R9為0 Ω,起阻高頻信號作用。
【文檔編號】G09B23/18GK203909140SQ201420337205
【公開日】2014年10月29日 申請日期:2014年6月23日 優先權日:2014年6月23日
【發明者】孫益博, 裴銳, 張小亮 申請人:皖西學院
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
韩国伦理电影