<listing id="vjp15"></listing><menuitem id="vjp15"></menuitem><var id="vjp15"></var><cite id="vjp15"></cite>
<var id="vjp15"></var><cite id="vjp15"><video id="vjp15"><menuitem id="vjp15"></menuitem></video></cite>
<cite id="vjp15"></cite>
<var id="vjp15"><strike id="vjp15"><listing id="vjp15"></listing></strike></var>
<var id="vjp15"><strike id="vjp15"><listing id="vjp15"></listing></strike></var>
<menuitem id="vjp15"><strike id="vjp15"></strike></menuitem>
<cite id="vjp15"></cite>
<var id="vjp15"><strike id="vjp15"></strike></var>
<var id="vjp15"></var>
<var id="vjp15"></var>
<var id="vjp15"><video id="vjp15"><thead id="vjp15"></thead></video></var>
<menuitem id="vjp15"></menuitem><cite id="vjp15"><video id="vjp15"></video></cite>
<var id="vjp15"></var><cite id="vjp15"><video id="vjp15"><thead id="vjp15"></thead></video></cite>
<var id="vjp15"></var>
<var id="vjp15"></var>
<menuitem id="vjp15"><span id="vjp15"><thead id="vjp15"></thead></span></menuitem>
<cite id="vjp15"><video id="vjp15"></video></cite>
<menuitem id="vjp15"></menuitem>

嵌入式計算機總線裝置的制作方法

文檔序號:6653554閱讀:514來源:國知局
專利名稱:嵌入式計算機總線裝置的制作方法
技術領域
本實用新型涉及計算機總線。
背景技術
任何一個微處理器都要與一定數量的部件和外圍設備連接,但如果將各部件和每一種外圍設備都分別用一組線路與CPU直接連接,那么連線將會錯綜復雜,甚至難以實現。為了簡化硬件電路設計、簡化系統結構,常用一組線路,配置以適當的接口電路,與各部件和外圍設備連接,這組共用的連接線路被稱為總線。采用總線結構便于部件和設備的擴充,尤其制定了統一的總線標準則容易使不同設備間實現互連。
微機中總線一般有內部總線、系統總線和外部總線。內部總線是微機內部各外圍芯片與處理器之間的總線,用于芯片一級的互連;而系統總線是微機中各插件板與系統板之間的總線,用于插件板一級的互連;外部總線則是微機和外部設備之間的總線,微機作為一種設備,通過該總線和其他設備進行信息與數據交換,它用于設備一級的互連。
另外,從廣義上說,計算機通信方式可以分為并行通信和串行通信,相應的通信總線被稱為并行總線和串行總線。并行通信速度快、實時性好,但由于占用的信號線數量較多,不適于小型化產品;而串行通信速率雖低,但在數據通信吞吐量不是很大的微處理電路中則顯得更加簡易、方便、靈活。串行通信一般可分為異步模式和同步模式。

發明內容
本實用新型的目的是提供一種兼容嵌入式PC標準模塊——PC/104模塊并沿用了PC/104的命名方法的嵌入式計算機總線裝置。
實現上述的目的結構設計方案是這樣的1、嵌入式計算機總線裝置,包括電源供電芯片、時鐘驅動芯片和通用計算機的所有接口,其特征在于嵌入式中央處理器CPU通過讀取基本輸入輸出系統BIOS芯片中的初始化程序進行啟動;在系統時鐘指引下,中央處理器CPU通過與內存SDRAM芯片和閃存FLASH存儲器的數據交換,實現系統和用戶程序的運行;中央處理器CPU內部含有外圍組件互連PCI、集成設備電路IDE和低數引腳連接LPC三種總線控制器并提供了與之相對應的三種總線接口;同時,中央處理器CPU還通過其內置的相應功能模塊提供了串口、并口、通用輸入輸出GPIO接口;VIP視頻接口、LCD接口;IDE集成設備電路總線接口、VGA視頻圖形適配器接口、PS/2標準的鼠標及鍵盤接口、網絡接口、USB通用串行總線接口;AC’97音頻接口、ISA總線接口和PCI總線接口;其中利用橋接芯片W83626提供擴展的工業標準結構(ISA)總線接口,利用I/0接口芯片W83697提供擴展的并口和串口,并利用網絡接口芯片RTL8100提供以太網接口;所有外圍接口信號均通過5個60針專用插座引出。
2、根據上述1所述的嵌入式計算機總線裝置,其特征在于所述的嵌入式中央處理器CPU為Sis55x模塊。
3、根據上述1所述的嵌入式計算機總線裝置,其特征在于所述的基本輸入輸出系統BIOS芯片為W29C020型。
4、根據上述1所述的嵌入式計算機總線裝置,其特征在于所述的內存SDRAM芯片為K4S561632D型。
5、根據上述1所述的嵌入式計算機總線裝置,其特征在于所述的閃存FLASH存儲器為K9K1G08U0A型。
本實用新型的有益技術效果是完全兼容嵌入式PC標準模塊-PC/104模塊并沿用了PC/104的命名方法;另一優點是功能強大,接口齊全,并可由用戶自由裁減;再一特點是連接形式簡潔,且連接牢靠。


圖1為接口與總線分布圖。
圖2為本實用新型結構示意圖。
具體實施方式
以下結合附圖,通過實施例對本實用新型作進一步地說明。
實施例1嵌入式計算機總線裝置,包括電源供電芯片、時鐘驅動芯片、通用計算機的所有接口和對外接口;對外接口由5個60針插座構成,包含有ISA及PCI總線、增強型IDE接口、VGA及LCD接口、RS232串口(標準,2個)、TTL串口(3線,2個)、雙向并口、USB接口(2個)、PS2接口、以太網接口、GPIO接口(8個)、LPC接口、AC’97接口、視頻輸入端口VIP(可用作視頻采集)。其在板上的分布如圖1所示,其中三角形標注的地方為接插件的1號引腳。
圖1中本實用新型的五個標準接口插座XS1、XS2、XS3、XS4、XS5的功能說明如下XS1串口、GPIO(通用輸入輸出)、并口;XS2VIP接口(視頻信號輸入)、LCD接口;XS3IDE總線、VGA接口、鼠標鍵盤接口、網絡接口、USB接口;XS4ISA總線;XS5PCI總線;具體結構方案見圖2,嵌入式中央處理器CPU通過讀取基本輸入輸出系統BIOS芯片中的初始化程序進行啟動;在系統時鐘指引下,中央處理器CPU通過與內存SDRAM芯片和閃存FLASH存儲器的數據交換,實現系統和用戶程序的運行;中央處理器CPU內部含有外圍組件互連PCI、集成設備電路IDE和低數引腳連接LPC三種總線控制器并提供了與之相對應的三種總線接口;同時,中央處理器CPU還通過其內置的相應功能模塊提供了串口、并口、通用輸入輸出GPIO接口;VIP視頻接口、LCD接口;IDE集成設備電路總線接口、VGA視頻圖形適配器接口、PS/2標準的鼠標及鍵盤接口、網絡接口、USB通用串行總線接口;AC’97音頻接口、ISA總線接口和PCI總線接口。
其中利用橋接芯片W83626提供擴展的工業標準結構ISA總線接口,利用I/0接口芯片W83697提供擴展的并口(打印口)和串口(UART),并利用網絡接口芯片RTL8100提供以太網接口;所有外圍接口信號均通過5個60針專用插座引出。
上述的嵌入式中央處理器CPU為Sis55x模塊。上述的基本輸入輸出系統BIOS芯片為W29C020型。
實施例2所作內存SDRAM芯片為K4S561632D型,所用閃存FLASH存儲器為K9K1G08U0A型。
其它同實施例1。
權利要求1.嵌入式計算機總線裝置,包括電源供電芯片、時鐘驅動芯片和通用計算機的所有接口,其特征在于嵌入式中央處理器CPU通過讀取基本輸入輸出系統BIOS芯片中的初始化程序進行啟動;在系統時鐘指引下,中央處理器CPU通過與內存SDRAM芯片和閃存FLASH存儲器的數據交換,實現系統和用戶程序的運行;中央處理器CPU內部含有外圍組件互連PCI、集成設備電路IDE和低數引腳連接LPC三種總線控制器并提供了與之相對應的三種總線接口;同時,中央處理器CPU還通過其內置的相應功能模塊提供了串口、并口、通用輸入輸出GPIO接口;VIP視頻接口、LCD接口;IDE集成設備電路總線接口、VGA視頻圖形適配器接口、PS/2標準的鼠標及鍵盤接口、網絡接口、USB通用串行總線接口;AC’97音頻接口、ISA總線接口和PCI總線接口;其中利用橋接芯片W83626提供擴展的工業標準結構ISA總線接口,利用I/O接口芯片W83697提供擴展的并口和串口,并利用網絡接口芯片RTL8100提供以太網接口;所有外圍接口信號均通過5個60針專用插座引出。
2.根據權利要求1所述的嵌入式計算機總線裝置,其特征在于所述的嵌入式中央處理器CPU為Sis55x模塊。
3.根據權利要求1所述的嵌入式計算機總線裝置,其特征在于所述的基本輸入輸出系統BIOS芯片為W29C020型。
4.根據權利要求1所述的嵌入式計算機總線裝置,其特征在于所述的內存SDRAM芯片為K4S561632D型。
5.根據權利要求1所述的嵌入式計算機總線裝置,其特征在于所述的閃存FLASH存儲器為K9K1G08U0A型。
專利摘要本實用新型涉及計算機總線。所要解決的問題是提供一種兼容嵌入式PC標準模塊-PC/104模塊并沿用了PC/104的命名方法的嵌入式計算機總線裝置。特點是通過其內置的相應功能模塊提供了串口、并口、GPIO接口;VIP視頻接口、LCD接口;IDE接口、VGA接口、PS/2標準的鼠標及鍵盤接口、網絡接口、USB接口;AC’97音頻接口、ISA總線接口和PCI總線接口。本實用新型的優點是功能強大,接口齊全,并可由用戶自由裁減;再一特點是連接形式簡潔,且連接牢靠。
文檔編號G06F13/40GK2849837SQ200520077840
公開日2006年12月20日 申請日期2005年11月11日 優先權日2005年11月11日
發明者莫家貴, 穆斌, 唐燕杰, 陳一新 申請人:中國電子科技集團公司第三十八研究所
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
韩国伦理电影