專利名稱:差分共集電極放大電路的制作方法
技術領域:
本發明專利涉及一種放大信號電流的裝置,尤其是能減小功率放大電路失真度。
技術背景目前,公知的功率放大器電流放大電路普遍采用OCL電路。電源利用率較高,可實 現直接耦合。電路簡單,功率大。但其非平衡設計使電路抗共模干擾的性能下降,失 真較大。 發明內容為了克服現有的電流放大電路抗共模干擾性能不良,失真較大的不足,本發明專 利提供一種差分共集電極放大電路,該電路能有效抗共模干擾,信噪比高,失真小。本發明專利解決其技術問題所采用的技術方案是在傳統單管共集電極放大電路 的基礎上,引入差分結構。通過完全對稱、平衡的電路結構,來抗共模干擾。當輸入 信號被干擾時,電路中兩晶體管共用的發射極電阻對共模信號成分進行抑制。電路為 兩個(或多個偶數并聯)晶體管基級信號輸入,發射級輸出。本發明專利的有益效果是,輸入電阻大,輸出電阻小,電源利用率高,抗共模干 擾能力強,失真小,結構簡單,成本低。下面結合附圖和實施例對本發明專利進一步說明。
圖1是本發明專利的基于采用普通NPN型晶體管基本電路原理圖。 圖2是本發明專利的經過優化改進的電路原理圖。 圖3是本發明專利的經過優化改進的恒流源負載電路原理圖。 圖4是本發明專利的基于采用場效應型晶體管基本電路原理圖。 圖中l. (1A.)信號平衡輸入端,2.電源正電位端,2A.電源負電位端,3. (3A.) 信號平衡輸出端,4. (4A.)晶體管,5.晶體管上偏置電阻,6.信號端接地電阻,7 晶體管共用射極電阻.,8.晶體管下偏置電阻,9.電阻,10.晶體管,11.電阻,12. 晶體管基極電阻c.場效應型晶體管。
具體實施方式
在圖1中,信號由信號平衡輸入端(1. (1A.))平衡輸入。由信號平衡輸出端(3. (3A.))平衡輸出。電路通過電源正電位端(2.)、電源負電位端(2A.)分別與電源 的正、負級向接,對電路供電。兩只晶體管(4. (4A.))為同型號,同規格。由晶 體管上偏置電阻(5.)對晶體管實現靜態偏置,以通過調整其阻值的方法,選定晶體 管的靜態工作點。由信號端接地電阻(6.)來實現信號輸入的正、負半周幅值的平衡。 由晶體管共用射極電阻(7)來提供對本電路的共模信號負反饋。輸入端既可平衡輸入,也可單端輸入。單端輸入時,信號從平衡輸入端(1. (1A.))中的任何一端輸入,另 一端則接地。輸出端既可平衡輸出,也可單端輸出。單端輸出時,信號從平衡輸入端 (1. (1A.))中的任何一端輸出,另一端則懸空。在圖2中,信號由信號平衡輸入端(1. (1A.))平衡輸入。由信號平衡輸出端(3. (3A.))平衡輸出。電路通過電源正電位端(2.)、電源負電位端(2A.)分別與電源 的正、負級向接,對電路供電。兩只晶體管(4. (4A.))為同型號,同規格。由晶 體管上偏置電阻(5.)和晶體管下偏置電阻(8.)共同對晶體管實現靜態偏置,以通 過調整其阻值的方法,選定晶體管的靜態工作點。由信號端接地電阻(6.)來實現信 號輸入的正、負半周幅值的平衡。由晶體管共用射極電阻(7)來提供對本電路的共模 信號負反饋。由晶體管基極電阻(12.)來改善信號對晶體管的驅動。在圖3中,對電路起到抑制共模干擾作用的晶體管共用射極電阻(7)改成了晶體 管恒流源負載。該晶體管恒流源負載由電阻(9.),晶體管(10.),電阻(11.)構成。 來提供對本電路的共模信號負反饋。由晶體管基極電阻(12.)來改善信號對晶體管的 驅動。在圖4中,放大元件由普通晶體管改成了場效應型晶體管,原理相同。
權利要求
1. 差分共集電極放大電路,是在傳統單管共集電極放大電路的基礎上,引入差分結構。通過完全對稱、平衡的電路結構,來抗共模干擾。當輸入信號被干擾時,電路中兩晶體管共用的發射極電阻對共模信號成分進行抑制。其特征是電路采用差分結構,放大電路類型為共集電極接法(也可根據差分電路的特性,作共集-共漏接法)。
2. 根據權利要求1所述的差分共集電極放大電路,其特征是電路由兩個(或多個偶 數并聯)晶體管構成。并具有差分電路的一切特性。同時,可用于差分電路的改進, 本電路同樣適用。
3. 根據權利要求l所述的差分共集電極放大電路,其特征是根據差分電路的特性, 該電路既可平衡輸入,平衡輸出;又可單端輸入,平衡輸出;也可平衡輸入,單端 輸出;還可單端輸入,單端輸出。并且是發射極電流輸出。
全文摘要
差分共集電極放大電路是一種能減小功率放大電路失真度的放大信號電流的裝置。目前,公知的功率放大器電流放大電路普遍采用OCL電路。電源利用率較高,可實現直接耦合。電路簡單,功率大。但其非平衡設計使電路抗共模干擾的性能下降,失真較大。差分共集電極放大電路是在傳統單管共集電極放大電路的基礎上,引入差分結構。通過完全對稱、平衡的電路結構,來抗共模干擾。主要可用于低頻信號電流放大、音頻信號電流放大、放大器阻抗匹配、放大器高輸入阻抗輸入級電路、放大器低輸出阻抗輸出級電路、單端-平衡信號轉換等領域。
文檔編號H03F1/32GK101232273SQ200710036700
公開日2008年7月30日 申請日期2007年1月22日 優先權日2007年1月22日
發明者騏 黃 申請人:騏 黃