<listing id="vjp15"></listing><menuitem id="vjp15"></menuitem><var id="vjp15"></var><cite id="vjp15"></cite>
<var id="vjp15"></var><cite id="vjp15"><video id="vjp15"><menuitem id="vjp15"></menuitem></video></cite>
<cite id="vjp15"></cite>
<var id="vjp15"><strike id="vjp15"><listing id="vjp15"></listing></strike></var>
<var id="vjp15"><strike id="vjp15"><listing id="vjp15"></listing></strike></var>
<menuitem id="vjp15"><strike id="vjp15"></strike></menuitem>
<cite id="vjp15"></cite>
<var id="vjp15"><strike id="vjp15"></strike></var>
<var id="vjp15"></var>
<var id="vjp15"></var>
<var id="vjp15"><video id="vjp15"><thead id="vjp15"></thead></video></var>
<menuitem id="vjp15"></menuitem><cite id="vjp15"><video id="vjp15"></video></cite>
<var id="vjp15"></var><cite id="vjp15"><video id="vjp15"><thead id="vjp15"></thead></video></cite>
<var id="vjp15"></var>
<var id="vjp15"></var>
<menuitem id="vjp15"><span id="vjp15"><thead id="vjp15"></thead></span></menuitem>
<cite id="vjp15"><video id="vjp15"></video></cite>
<menuitem id="vjp15"></menuitem>

一種用于高速限幅放大器的接收信號強度指示電路的制作方法

文檔序號:7861924閱讀:319來源:國知局
專利名稱:一種用于高速限幅放大器的接收信號強度指示電路的制作方法
技術領域
本發明涉及一種接收信號強度指示電路,尤其是涉及一種用于高速限幅放大器的接收信號強度指示電路。
背景技術
在光通信領域中,接收模塊不可避免的引入一些噪聲,從而限制了光接收器主放大器MA的靈敏度,使之無法識別小于最小可接收平均光功率的信號。為了確保接收模塊的正常工作,需要一個輸入信號強度指示(RSSI)電路來顯示輸入光信號的強度,判斷光信號的的強度是否在可接受范圍之內,確保接收模塊的穩定性和可靠性。

發明內容
本發明主要是解決現有技術所存在的等的技術問題;提供了一種能夠使輸入信號 強度指示信號呈分段近似的對數曲線,可指示以分貝表示的大動態范圍輸入信號強度,能夠精確顯示大動態范圍的接收信號的一種用于高速限幅放大器的接收信號強度指示電路。本發明的上述技術問題主要是通過下述技術方案得以解決的一種用于高速限幅放大器的接收信號強度指示電路,其特征在于,包括由若干級放大單元級聯組成的多級高速限幅主放大器用于放大輸入信號;若干級與上述放大單元對應的電壓幅值檢測器對每一級放大單元的信號強度進行測量,得到多組信號強度指示電流;電流加法器用于將每一級信號幅值指示電流相加,產生最終的信號強度指示電務丨L· Irssi。在上述的一種用于高速限幅放大器的接收信號強度指示電路,還包括一個與電流加法器輸出端連接的電流電壓轉換器用于將信號強度指示電流Ikssi轉換為信號強度指示電壓Vrssi。在上述的一種用于高速限幅放大器的接收信號強度指示電路,所述的每一級電壓幅值檢測器均包括兩對源極耦合對NM0S管NMUNM0S管NM2和NMOS管NM3、NM0S管NM4 ;兩對電流鏡PM0S管PM5、PM0S管PM6和PMOS管PM7和PMOS管PM8 ;以及兩個電流源電流源Issl和電流源Iss2 ;其中,NMOS管匪1、NM0S管匪3的柵極接輸入差分信號的一端Vina,NMOS管NM2、NMOS管NM4的柵極接輸入差分信號的另一端Vinb ;NM0S管NM1、NMOS管NM4的漏極同時與PMOS管的漏極以及柵極相連;NM0S管NM2、NM0S管NM3的漏極同時與PMOS管PM6漏極、PMOS管PM7漏以及PMOS管PM7柵極相連;PM0S管PM6柵極和PMOS管PM5柵極相連;PM0S管PM7柵極和PMOS管PM8柵極相連;NM0S管NM1、NM0S管NM2的源極同時與電流源Iss2相連;NM0S管匪3、NMOS管NM4的源極同時與電流源Issl相連;電流源Issl接在NMOS管NM3、NMOS管NM4的源極和電源地之間;電流源Iss2接在NMOS管NMl、NMOS管匪2的源極和電源地之間;所述電流源Issl和電流源Iss2的電流值相同。在上述的一種用于高速限幅放大器的接收信號強度指示電路,所述電流加法器包括電阻R和與之并聯的電容C、以及若干級與上述電壓幅值檢測器對應的電流源及電流漏轉換器;所述電流源及電流漏轉換器將上述每一級電壓幅值檢測器的輸出指示電流轉換成電流漏形式,然后全部接到電阻R的一端,電阻R的另一端接正電源;電容C和電阻R并聯。因此,本發明具有如下優點能夠使輸入信號強度指示信號呈分段近似的對數曲線,可指示以分貝表示的大動態范圍輸入信號強度,能夠精確顯示大動態范圍的接收信號。


圖I是本發明的電路結構示意圖。圖2是圖I中電壓幅值檢測器的電路結構示意圖。圖3是圖I中電流相加器的電路結構圖。
圖4是本發明信號幅值檢測器單元的特性曲線。圖5是本發明信號強度指示器輸出電壓的特性曲線。
具體實施例方式下面通過實施例,并結合附圖,對本發明的技術方案作進一步具體的說明。實施例首先介紹一下本發明的電路結構,參照圖1,本發明的電路主要包括由若干級放大單元級聯組成的多級高速限幅主放大器用于放大輸入信號;若干級與上述放大單元對應的電壓幅值檢測器對每一級放大單元的信號強度進行測量,得到多組信號強度指示電流;電流加法器用于將每一級信號幅值指示電流相加,產生最終的信號強度指示電流IKSSI。該電流加法器產生的總接收信號強度指示電流以及指示電壓,通過低通濾波器濾除輸出電壓中的高頻信號,能夠使指示電壓平滑無毛刺。以及一個與電流加法器輸出端連接的電流電壓轉換器用于將信號強度指示電流Irssi轉換為信號強度指示電壓Vkssi。參照圖2,其中,每一級電壓幅值檢測器均包括兩對源極耦合對NM0S管匪I、NMOS 管 NM2 和 NMOS 管 NM3、NMOS 管 NM4 ;兩對電流鏡PM0S 管 PM5、PMOS 管 M6 和 PMOS 管7和PMOS管8 ;以及兩個電流源電流源Issl和電流源Iss2 ;其中,NMOS管匪I、NMOS管匪3的柵極接輸入差分信號的一端Vina,NMOS管匪2、NMOS管NM4的柵極接輸入差分信號的另一端Vinb ;NM0S管匪1、NM0S管匪4的漏極同時與PMOS管的漏極以及柵極相連;NM0S管NM2、NMOS管NM3的漏極同時與PMOS管PM6漏極、PMOS管PM7漏極以及PMOS管PM7柵極相連;PM0S管PM6柵極和PMOS管PM5柵極相連;PM0S管PM7柵極和PMOS管PM8柵極相連;NM0S管NMl、NMOS管NM2的源極同時與電流源Iss2相連;NM0S管NM3、NMOS管NM4的源極同時與電流源Issl相連;電流源Issl接在NMOS管匪3、NMOS管NM4的源極和電源地之間;電流源Iss2接在NMOS管匪1、NM0S管匪2的源極和電源地之間;所述電流源Issl和電流源Iss2的電流值相同。需要注意的是,NMOS管NMl和NMOS管NM4尺寸相同;NM0S管NM2和NMOS管NM3尺寸相同;NM0S管NM2的W/L值是NMOS管NMl的K (K>1)倍;PM0S管PM5和PM0SPM6尺寸相同;PM0SPM7和PM0SPM8尺寸相同。參照圖3,電流加法器包括電阻R和與之并聯的電容C、以及若干級與上述電壓幅值檢測器對應的電流源及電流漏轉換器;所述電流源及電流漏轉換器將上述每一級電壓幅值檢測器的輸出指示電流轉換成電流漏形式,然后全部接到電阻R的一端,電阻R的另一端接正電源;電容C和電阻R并聯。工作時,令NMOS管匪I、匪2的漏極電流分別為
權利要求
1.一種用于高速限幅放大器的接收信號強度指示電路,其特征在于,包括 由若干級放大單元級聯組成的多級高速限幅主放大器用于放大輸入信號; 若干級與上述放大單元對應的電壓幅值檢測器對每一級放大單元的信號強度進行測量,得到多組信號強度指示電流; 電流加法器用于將每一級信號幅值指示電流相加,產生最終的信號強度指示電流Irssi。
2.根據權利要求I所述的一種用于高速限幅放大器的接收信號強度指示電路,其特征在于,還包括一個與電流加法器輸出端連接的電流電壓轉換器用于將信號強度指示電流Irssi轉換為信號強度指示電壓Vkssi。
3.根據權利要求I所述的一種用于高速限幅放大器的接收信號強度指示電路,其特征在于,所述的每一級電壓幅值檢測器均包括兩對源極耦合對=NMOS管匪1、NMOS管匪2和NMOS 管 NM3、NMOS 管 NM4 ;兩對電流鏡PM0S 管 PM5、PMOS 管 PM6 和 PMOS 管 PM7 和 PMOS 管PM8 ;以及兩個電流源電流源Issl和電流源Iss2 ;其中,NMOS管NMUNM0S管NM3的柵極接輸入差分信號的一端Vina,NM0S管匪2、NM0S管NM4的柵極接輸入差分信號的另一端Vinb ;NMOS管NMUNM0S管NM4的漏極同時與PMOS管的漏極以及柵極相連;NM0S管NM2、NM0S管NM3的漏極同時與PMOS管PM6漏極、PMOS管PM7漏以及PMOS管PM7柵極相連;PM0S管PM6柵極和PMOS管PM5柵極相連;PM0S管PM7柵極和PMOS管PM8柵極相連;NM0S管NM1、NM0S管匪2的源極同時與電流源Iss2相連;NM0S管匪3、NM0S管NM4的源極同時與電流源Issl相連;電流源Issl接在NMOS管匪3、NMOS管NM4的源極和電源地之間;電流源Iss2接在NMOS管匪I、NMOS管匪2的源極和電源地之間;所述電流源Issl和電流源Iss2的電流值相同。
4.根據權利要求3所述的一種用于高速限幅放大器的接收信號強度指示電路,其特征在于,所述電流加法器包括電阻R和與之并聯的電容C、以及若干級與上述電壓幅值檢測器對應的電流源及電流漏轉換器;所述電流源及電流漏轉換器將上述每一級電壓幅值檢測器的輸出指示電流轉換成電流漏形式,然后全部接到電阻R的一端,電阻R的另一端接正電源;電容C和電阻R并聯。
全文摘要
本發明涉及一種用于高速限幅放大器的接收信號強度指示電路,包括由若干級放大單元級聯組成的多級高速限幅主放大器用于放大輸入信號;若干級與上述放大單元對應的電壓幅值檢測器對每一級放大單元的信號強度進行測量,得到多組信號強度指示電流;電流加法器用于將每一級信號幅值指示電流相加,產生最終的信號強度指示電流IRSSI。因此,本發明具有如下優點能夠使輸入信號強度指示信號呈分段近似的對數曲線,可指示以分貝表示的大動態范圍輸入信號強度,能夠精確顯示大動態范圍的接收信號。
文檔編號H04B17/00GK102904533SQ201210372119
公開日2013年1月30日 申請日期2012年9月29日 優先權日2012年9月29日
發明者詹偉, 方海燕, 陳衛潔, 程妮 申請人:武漢昊昱微電子股份有限公司
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
韩国伦理电影