<listing id="vjp15"></listing><menuitem id="vjp15"></menuitem><var id="vjp15"></var><cite id="vjp15"></cite>
<var id="vjp15"></var><cite id="vjp15"><video id="vjp15"><menuitem id="vjp15"></menuitem></video></cite>
<cite id="vjp15"></cite>
<var id="vjp15"><strike id="vjp15"><listing id="vjp15"></listing></strike></var>
<var id="vjp15"><strike id="vjp15"><listing id="vjp15"></listing></strike></var>
<menuitem id="vjp15"><strike id="vjp15"></strike></menuitem>
<cite id="vjp15"></cite>
<var id="vjp15"><strike id="vjp15"></strike></var>
<var id="vjp15"></var>
<var id="vjp15"></var>
<var id="vjp15"><video id="vjp15"><thead id="vjp15"></thead></video></var>
<menuitem id="vjp15"></menuitem><cite id="vjp15"><video id="vjp15"></video></cite>
<var id="vjp15"></var><cite id="vjp15"><video id="vjp15"><thead id="vjp15"></thead></video></cite>
<var id="vjp15"></var>
<var id="vjp15"></var>
<menuitem id="vjp15"><span id="vjp15"><thead id="vjp15"></thead></span></menuitem>
<cite id="vjp15"><video id="vjp15"></video></cite>
<menuitem id="vjp15"></menuitem>

一種GOA電路以及液晶顯示器的制作方法

文檔序號:11097483閱讀:904來源:國知局
一種GOA電路以及液晶顯示器的制造方法與工藝

本發明涉及液晶顯示技術領域,特別是涉及一種GOA電路以及液晶顯示器。



背景技術:

GOA(Gate Driver on Array,陣列基板行驅動)技術可以有利于制作窄邊框或者無邊框的顯示產品,并且,能減少外接集成電路(IC)的綁定工序,有利于提升產能并降低產品的成本,因而得到廣泛的應用與研究。

IGZO(indium gallium zinc oxide,銦鎵鋅氧化物),由于其具有高的遷移率和良好的器件穩定性,在制作GOA電路時,可以減少GOA電路的復雜度,得到了廣泛的應用。具體地,由于具有高的遷移率,將其用于制作GOA電路中的薄膜晶體管時,薄膜晶體管的尺寸相對于采用a-Si(非晶硅)而制作的薄膜晶體管要小,進而有利于窄邊框顯示器的制作;同時,由于良好的器件穩定性,可以減少用于穩定薄膜晶體管性能的電源和薄膜晶體管的數量,進而制作出相對簡單的GOA電路,并且降低功耗。

然而,IGZO制作的薄膜晶體管的開啟電壓Vth容易為負值,導致GOA電路失效。



技術實現要素:

本發明主要解決的技術問題是提供一種GOA電路以及液晶顯示器,能夠避免晶體管因閾值漂移而錯誤打開或關閉引起電路輸出錯誤的問題。

為解決上述技術問題,本發明采用的一個技術方案是:提供一種GOA電路,該GOA電路包括:上拉電路,包括第一開關管;下拉電路,包括第二開關管;掃描輸出端,耦接第一開關管的第二連接端和第二開關管的第一連接端之間;箝位電路,耦接第一開關管、第二開關管的第二連接端,以及耦接第一開關管、第二開關管的控制端,在掃描輸出端輸出第一電平時,控制第二開關管的控制端電平低于第二開關管的第二連接端電平,在掃描輸出端輸出第二電平時,控制第一開關管的控制端電平低于第一開關管的第二連接端電平,第一電平高于第二電平。

其中,箝位電路包括:第一箝位端,通入第三電平,耦接第二開關管的第二連接端;第二箝位端,通入第四電平,通過一控制電路耦接第一開關管的控制端、第二開關管的控制端;其中,第三電平高于第四電平;控制電路用于在掃描輸出端輸出第一電平時,控制第二開關管的控制端接收第二箝位端的第三電平,在掃描輸出端輸出第二電平時,控制第一開關管的控制端接收第二箝位端的第三電平。

其中,控制電路包括:第三開關管,其控制端耦接第一開關管的控制端,其第一連接端耦接第二開關管的控制端,其第二連接端耦接第二箝位端;第四開關管,其控制端、第一連接端耦接第三箝位端,其第二連接端耦接第二開關管的控制端;其中,第三箝位端通入高電平;第五開關管,其控制端耦接第二開關管的控制端,其第二連接端耦接第二箝位端;第六開關管,其控制端耦接第二開關管的控制端,其第一連接端耦接第一開關管的控制端,其第二連接端耦接第五開關管的第一連接端。

其中,控制電路還包括第一電容,耦接于第六開關管的第一連接端和第二連接端之間。

其中,GOA電路還包括:上拉控制電路,包括:第七開關管,其控制端通入時鐘信號,其第一連接端通入級傳信號;第八開關管,其控制端通入時鐘信號,其第一連接端耦接第七開關管的第二連接端,其第二連接端耦接第一開關管的控制端。

其中,上拉控制電路還包括第二電容,耦接于第八開關管的第一連接端和第二連接端之間。

其中,第八開關管的第一連接端還耦接于第六開關管的第二連接端。

其中,上拉電路還包括第三電容,耦接于第一開關管的控制端和第二連接端之間。

其中,還包括:下傳電路,包括第九開關管,其控制端耦接第一開關管的控制端,其第一連接端耦接第一開關管的第一連接端,其第二連接端耦接級傳輸出端。

為解決上述技術問題,本發明采用的另一個技術方案是:提供一種液晶顯示器,該液晶顯示器包括如上述的GOA電路。

本發明的有益效果是:區別于現有技術的情況,本發明的GOA電路包括:上拉電路,包括第一開關管;下拉電路,包括第二開關管;掃描輸出端,耦接第一開關管的第二連接端和第二開關管的第一連接端之間;箝位電路,耦接第一開關管、第二開關管的第二連接端,以及耦接第一開關管、第二開關管的控制端,在掃描輸出端輸出第一電平時,控制第二開關管的控制端電平低于第二開關管的第二連接端電平,在掃描輸出端輸出第二電平時,控制第一開關管的控制端電平低于第一開關管的第二連接端電平,第一電平高于第二電平。通過上述方式,能夠在掃描輸出階段完全關閉下拉電路中的開關管,避免了第二開關管閾值漂移時錯誤導通影響掃描端的輸出。

附圖說明

圖1是本發明GOA電路第一實施方式的結構示意圖;

圖2是本發明GOA電路第二實施方式的電路連接示意圖;

圖3是本發明GOA電路第二實施方式的時鐘信號示意圖;

圖4是本發明GOA電路第二實施方式的輸出信號示意圖;

圖5是本發明GOA電路第三實施方式的電路連接示意圖;

圖6是本發明液晶顯示器一實施方式的結構示意圖。

具體實施方式

參閱圖1,圖1是本發明GOA電路第一實施方式的結構示意圖,該GOA電路包括:

上拉電路11,包括第一開關管T1。

下拉電路12,包括第二開關管T2。

掃描輸出端G(N),耦接第一開關管T1的第二連接端和第二開關管T2的第一連接端之間。

其中,第一開關管T1的第一連接端通入第一時鐘信號CK,在第一開關管的控制端為高電平時,第一開關管T1導通,第一時鐘信號CK通過掃描輸出端G(N)輸出。

箝位電路13,耦接第一開關管T1、第二開關管T2的第二連接端,以及耦接第一開關管T1、第二開關管T2的控制端,在掃描輸出端G(N)輸出第一電平時,控制第二開關管T2的控制端電平低于第二開關管T2的第二連接端電平,在掃描輸出端G(N)輸出第二電平時,控制第一開關管T1的控制端電平低于第一開關管T1的第二連接端電平,第一電平高于第二電平。

其中,定義T1的控制端電平為Q(N),T2的控制端電平為P(N)。

可以理解的,在G(N)輸出高電平時,T1打開,Q(N)為高電平;此時,應當保證T2完全截止,為了防止T2的導通閾值漂移,箝位電路13向T2的控制端通入Vss2,向T2的第二連接端通入Vss1,其中,Vss1>Vss2,保證T2完全截止。

在G(N)輸出低電平時,需要T2導通,通過低電平Vss1來拉低G(N)的電平,因此,箝位電路13向T2的控制端通入一高電平,向T2的第二連接端通入Vss1,保證T2導通。

區別于現有技術,本實施方式的GOA電路包括:上拉電路,包括第一開關管;下拉電路,包括第二開關管;掃描輸出端,耦接第一開關管的第二連接端和第二開關管的第一連接端之間;箝位電路,耦接第一開關管、第二開關管的第二連接端,以及耦接第一開關管、第二開關管的控制端,在掃描輸出端輸出第一電平時,控制第二開關管的控制端電平低于第二開關管的第二連接端電平,在掃描輸出端輸出第二電平時,控制第一開關管的控制端電平低于第一開關管的第二連接端電平,第一電平高于第二電平。通過上述方式,能夠在掃描輸出階段完全關閉下拉電路中的開關管,避免了第二開關管閾值漂移時錯誤導通影響掃描端的輸出。

參閱圖2,圖2是本發明GOA電路第二實施方式的結構示意圖,該GOA電路包括上拉電路11、下拉電路12、箝位電路13、上拉控制電路14以及下傳電路15。

其中,上拉電路11與下拉電路12與上述第一實施方式相同,這里不再贅述。

其中,箝位電路13包括:

第一箝位端Vss1,通入第三電平Vss1,耦接第二開關管T2的第二連接端。

第二箝位端Vss2,通入第四電平Vss2,通過一控制電路耦接第一開關管T1的控制端、第二開關管T2的控制端;其中,第三電平Vss1高于第四電平Vss2。

控制電路用于在掃描輸出端G(N)輸出第一電平時,控制第二開關管T2的控制端接收第二箝位端Vss2的第三電平,在掃描輸出端G(N)輸出第二電平時,控制第一開關管T1的控制端接收第二箝位端Vss2的第三電平。

具體地,該控制電路包括:

第三開關管T3,其控制端耦接第一開關管T1的控制端,其第一連接端耦接第二開關管T2的控制端,其第二連接端耦接第二箝位端Vss2。

第四開關管T4,其控制端、第一連接端耦接第三箝位端DCH,其第二連接端耦接第二開關管T2的控制端;其中,第三箝位端DCH通入高電平。

第五開關管T5,其控制端耦接第二開關管T2的控制端,其第二連接端耦接第二箝位端Vss2。

第六開關管T6,其控制端耦接第二開關管T2的控制端,其第一連接端耦接第一開關管T1的控制端,其第二連接端耦接第五開關管T5的第一連接端。

其中,上拉控制電路14包括:

第七開關管T7,其控制端通入第二時鐘信號XCK,其第一連接端通入級傳信號ST(N-n)。

第八開關管T8,其控制端通入第二時鐘信號XCK,其第一連接端耦接第七開關管T7的第二連接端,其第二連接端耦接第一開關管T1的控制端。

其中,下傳電路15包括:

第九開關管T8,其控制端耦接第一開關管T1的控制端,其第一連接端耦接第一開關管T1的第一連接端,其第二連接端耦接級傳輸出端ST(N)。

另外,控制電路還包括第一電容C1,耦接于第六開關管T6的第一連接端和第二連接端之間。上拉控制電路14還包括第二電容C2,耦接于第八開關管T8的第一連接端和第二連接端之間。上拉電路11還包括第三電容C3,耦接于第一開關管T1的控制端和第二連接端之間。

值得注意的是,C1的作用在于,在P(N)為低電平時,T6截止的情況下,通過C1的自舉作用,保持T6的第二連接端的高電平,使T6控制端的電平低于第二連接端,防止其導通閾值漂移而錯誤導通。

C2的作用在于,在XCK為低電平時,T8截止的情況下,通過C2的自舉作用,保持T2的第一連接端的高電平,使T2控制端的電平低于第一連接端,防止其導通閾值漂移而錯誤導通。

C3的作用在于,在T8截止后,Q(N)為高電平時,T1導通輸出高電平的CK信號,通過G(N)段的高電平以及C3的自舉作用,使Q(N)的電平抬到更高,保證T1的導通。

可選的,下面以一種具體的實施例對本實施方式進行說明:

在本實施例中,第一開關管T1的第一連接端通入第一時鐘信號CK,第七開關管T7、第八開關管T8的控制端通入第二時鐘信號XCK,第七開關管T7的第一連接端通入級傳信號ST(N-4);第一時鐘信號CK與第二時鐘信號XCK相反。

具體地,如圖3所示。本實施例采用8個CK時鐘信號,即第N個GOA電路的CK信號與第N+8個GOA電路的CK信號相同,而與第N+4個GOA電路的CK信號相反。DCH為高壓直流電。Vss1,Vss2是兩個DC直流電源,Vss1>Vss2。

采用上述的波形帶入電路,下面結合圖4,以第32級GOA(G32)為例,說明電路的工作過程。

當G(N)=G(32)時,ST(N-4)=ST(28),G(32)由CK8控制,ST(28)由CK4控制,XCK為CK4。

當ST(28)為高電平的時候,CK4為高電平,T7、T8打開,ST(28)高電平傳入到Q(32),Q點為高電平。同時,T1打開,此時,CK8是低電平,所以G(32)為低電平;同時,由于Q點的高電平使得T3打開,P(32)被Vss2拉低,T2、T5、T6關閉,此時,T2、T5的控制端電平Vss2小于其第二控制端電平Vss1,其不會因為導通閾值漂移而錯誤導通,Vss1的低電平不會影響G(N)的電平。

然后ST(28)為低電平,CK4為低電平,T7、T8關閉,此時,CK8為高電平,G(32)輸出高電平,Q(32)受到電容C3的耦合效應,被抬升到更高的電平;P(32)繼續保持低電平。

值得注意的是,如果T2、T5、T8的導通閾值Vth過負,G(32)、Q(32)的高電平會漏掉,導致GOA電路失效。本實施方式中的P(N)感受Vss2,T2的第二連接端感受Vss1,Vgs=Vss2-Vss1為負值,T2可以有效關閉。同時,Q(32)為更高電平的時候,由于電容C1、C2的耦合作用,T6的第二連接端,T8的第一連接端電壓被抬高。其導通閾值電壓Vgs為負值,TFT可以被有效的關閉。

然后CK4為高電平,T7、T8打開,ST(28)的低電平傳到Q(32),Q(32)被拉到低電平;同時,P(32)為高電平,T2、T5、T6打開,Q(32)、G(32)被拉到低電平。

此時,如果T1的Vth太負,會導致CK8訊號傳到G(32)。本實施方式中的Q(32)的低電平等于Vss2,而G(32)的低電平是Vss1,所以,T1的導通Vgs=Vss2-Vss1,小于零,保證了CK的電平不會錯充到G(32)。

本實施方式的GOA電路通過Vss1和Vss2兩條低電平信號,以及多個電容的配合作用,能夠保證TFT不會因為閾值漂移而錯誤導通的問題。

參閱圖5,圖5是本發明GOA電路第三實施方式的電路連接示意圖,該GOA電路包括上拉電路11、下拉電路12、箝位電路13、上拉控制電路14以及下傳電路15。

值得注意的是,與上述第二實施方式不同的是,本實施方式的GOA電路中減少了第一電容C1,而將第八開關管T8的第一連接端耦接于第六開關管T6的第二連接端。即將第二電容C2也耦接于第六開關管T6的第一連接端和第二連接端,這樣,可以減少一個電容,有利于實現液晶顯示器的窄邊框。

可以理解的,本實施方式其他電路元件的連接與上述第二實施方式相同,這里不再贅述。

可以理解的,本領域技術人員應當知道,上述的開關管的第一連接端和第二連接端并不表示開關管引腳的順序,而是對開關管引腳的特定命名。上述各個實施方式中提到的開關管為IGZO制作的TFT(薄膜晶體管),可選的,在上述實施方式中的TFT為N型,其控制端為柵極,其第一連接端為源極,其第二連接端為漏極;或其控制端為柵極,其第一連接端為漏極,其第二連接端為源極。

另外,在其他實施方式中,也可以采用P型TFT進行電路的連接,僅需要在上述實施方式的基礎上對控制端電平或者源極、漏極的順序進行相應的調整即可。

參閱圖6,圖6是本發明液晶顯示器一實施方式的結構示意圖,該液晶顯示器包括顯示面板61以及驅動電路62,其中,驅動電路62設置于顯示面板61的側邊,用于驅動該顯示面板61。

具體地,該驅動電路62是如上述各個實施方式所述的GOA電路,其工作原理和電路結構類似,這里不再贅述。

以上所述僅為本發明的實施方式,并非因此限制本發明的專利范圍,凡是利用本發明說明書及附圖內容所作的等效結構或等效流程變換,或直接或間接運用在其他相關的技術領域,均同理包括在本發明的專利保護范圍內。

當前第1頁1 2 3 
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
韩国伦理电影