1.一種PN結波長探測器用集成電流電壓轉換電路,其特征在于:包括第一偏置電路單元(1)、第二偏置電路單元(2)、N型電流鏡電路單元(3)、P型電流鏡電路單元(4)、電流差分電路單元(5)、第一電流電壓轉換電路單元(6)、第二電流電壓轉換電路單元(7)、電壓差分輸出電路單元(8);
所述第一偏置電路單元(1)中,輸入端與淺PN結二極管D1的陽極相連,輸出端與N型電流鏡電路單元(3)的輸入端相連;
PN結波長探測器由淺PN結二極管D1和深PN結二極管D2組成,淺二極管D1和深二極管D2是PNP的堆疊結構,所述淺二極管D1和所述深二極管D2共用N結,輸出兩個PN結的光電流之和I1+I2,所述深二極管D2的P結接地,所述淺二極管D1的P結輸出淺PN結的光電流I1;
第一偏置電路單元(1)由NMOS管N1、PMOS管P1、P2組成,所述NMOS管N1的源端接地,所述NMOS管N1的柵漏短接,與所述PMOS管P1的漏端和所述PMOS管P2的柵端相連,所述PMOS管P1的源端接電源電壓Vdd,所述PMOS管P1的柵端與所述PMOS管P2的源端相連為第一偏置電路單元(1)輸入端,所述PMOS管P2的漏端為第一偏置電路單元(1)的輸出端;
所述第二偏置電路單元(2)中,輸入端與深淺PN結二極管共用陰極相連,輸出端與P型電流鏡電路單元(4)的輸入端相連;
第二偏置電路單元(2)由PMOS管P3、NMOS管N8、N9組成,所述PMOS管P3的源端接電源電壓Vdd,所述PMOS管P3的柵漏端短接,并與所述NMOS管N8的柵端和所述NMOS管N9的漏端相連,所述NMOS管N9的源端接地,所述NMOS管N8的源端與所述NMOS管N9的柵端相連作為第二偏置電路單元(2)輸入端,所述NMOS管N8的漏端為第二偏置電路單元(2)輸出端;
所述N型電流鏡電路單元(3)中,輸入端與第一偏置電路單元(1)輸出端相連,第一輸出端和電流差分電路單元(5)的輸入端相連,第二輸出端和第一電流電壓轉換電路單元6的輸入端相連;
所述N型電流鏡電路單元(3)由NMOS管N2、N3、N4、N5、N6、N7組成,所述NMOS管N4、N5、N7的源端相連接地,所述NMOS管N4的漏柵端短接,與所述NMOS管N5、所述NMOS管N7的柵端相連,所述NMOS管N2的源端與所述NMOS管N4的漏端相連,所述NMOS管N3的漏端與所述NMOS管N5的漏端相連,所述NMOS管N2的柵漏端短接,與所述NMOS管N3、所述NMOS管N6的柵端相連,所述NMOS管N3的源端與所述NMOS管N5的漏端相連,所述NMOS管N6的源端與所述NMOS管N7的漏端相連,所述NMOS管N2的柵端為N型電流鏡電路單元3的輸入端,所述NMOS管N3的漏端為N型電流鏡電路單元(3)的第一輸出端,所述NMOS管N6的漏端為N型電流鏡電路單元(3)的輸出端;
所述P型電流鏡電路單元(4)中,輸入端與第二偏置電路單元(2)輸出相連,輸出端與電流差分電路單元(5)的輸入端相連;
所述P型電流鏡電路單元(4)由PMOS管P4、P5、P6、P7組成,所述PMOS管P4、PMOS管P6的源端與電源電壓Vdd相連,所述PMOS管P4的柵漏端短接,與所述PMOS管P6的柵端相連,所述PMOS管P5的源端與所述PMOS管P4的漏端相連,所述PMOS管P7的源端與所述PMOS管P6的漏端相連,所述PMOS管P5的柵漏短接,并與所述PMOS管P7的柵端相連,所述PMOS管P5的柵端為P型電流鏡電路單元(4)的輸入端,所述PMOS管P7的漏端為P型電流鏡電路單元(4)的輸出端;
所述電流差分電路單元(5)中,輸入端與N型電流鏡電路單元(3)的第一輸出端及P型電流鏡電路單元(4)的輸出端相連,輸出端與第二電流電壓轉換電路單元(7)的輸入端相連;
所述電流差分電路單元(5)由NMOS管N10、N11、N12、N13組成,所述NMOS管N12、N13的源端接地,所述NMOS管N12的柵漏短接,并與所述NMOS管N13的柵端相連,所述NMOS管N10的源端與所述NMOS管N12的漏端相連,所述NMOS管N11的源端與所述N13的漏端相連,所述NMOS管N10的柵漏短接,與所述NMOS管N11的柵相連,所述NMOS管N10的柵端為電流差分電路單元5的輸入端,所述NMOS管N11的漏端為電流差分電路單元(5)的輸出端;
所述第一電流電壓轉換電路單元(6)中,輸入端與N型電流鏡電路單元(3)的第二輸出端相連,輸出端與電壓差分輸出電路單元(8)的第一輸入端相連;
所述第一電流電壓轉換電路單元(6)由NMOS管N14、N15、PMOS管P8組成,所述NMOS管N15源端接地,所述NMOS管N14漏端與所述PMOS管P8源端相連接電源電壓Vdd,所述NMOS管N15的柵端與所述NMOS管N14的源端相連,為第一電流電壓轉換電路單元(6)的輸入端,所述NMOS管N15的漏端、所述NMOS管N14的柵端與所述PMOS管P8的漏端相連,為第一電流電壓轉換電路單元(6)的輸出端,所述PMOS管P8的柵端接偏置電壓Vbias1;
所述第二電流電壓轉換電路單元(7)中,輸入端與電流差分電路單元(5)的輸出端相連,輸出端與電壓差分輸出電路單元(8)的第二輸入端相連;
所述第二電流電壓轉換電路單元(7)由NMOS管N16、N17、PMOS管P9組成,所述NMOS管N17源端接地,所述NMOS管N16漏端與所述PMOS管P9源端相連接電源電壓Vdd,所述NMOS管N17的柵端與所述NMOS管N16的源端相連,為第二電流電壓轉換電路單元(7)的輸入端,所述NMOS管N17的漏端、所述NMOS管N16的柵端與所述PMOS管P9的漏端相連,為第二電流電壓轉換電路單元(7)的輸出端,所述PMOS管P9的柵端接偏置電壓Vbias2;
所述電壓差分輸出電路單元(8)中,第一輸入端與第一電流電壓轉換電路單元(6)的輸出端相連第二輸入端與第二電流電壓轉換電路單元(7)的輸出端相連,輸出端為整個電路電壓輸出Vout;
所述電壓差分輸出電路單元(8)由NMOS管N18、N19、N20,PMOS管P10、P11組成,所述NMOS管N20的源端接地,所述NMOS管N20的柵端接偏置電壓Vbias3,所述NMOS管N18、N19的源端與所述NMOS管N20的漏端相連,所述NMOS管N18的柵端為電壓差分輸出電路單元(8)的第一輸入端,所述NMOS管N19的柵端為電壓差分輸出電路單元8的第二輸入端,所述PMOS管P10、P11的源端接電源電壓Vdd,所述PMOS管P11的柵漏短接,與所述PMOS管P10的柵、NMOS管N19的漏端相連,所述PMOS管P10的漏端與所述NMOS管N18的漏端相連,為電壓差分輸出電路單元(8)的輸出端,接輸出Vout。