技術總結
本發明公開一種陣列基板,其包括陣列排布的多個像素區域組,每個像素區域組包括第一像素區域和第二像素區域,所述第一像素區域中設置有第一像素,所述第二像素區域中設置有第一場效應晶體管、第二場效應晶體管和第二像素,所述第一像素的面積與所述第二像素的面積不相同,所述第一像素與所述第一場效應晶體管連接,所述第二像素與所述第二場效應晶體管連接,通過調節所述第一場效應晶體管的柵極/源極電容或柵極/漏極電容,以使所述第一像素的饋通電壓與所述第二像素的饋通電壓的電壓差減小。本發明通過使各像素的饋通電壓接近或者相等,以改善顯示畫面的閃爍(Flicker)現象,并且能夠提高公共電壓所能容忍的電壓范圍(Com?Margin),降低產品的不良。
技術研發人員:馬亮;葉為平;夏軍;王聰;廖作敏;田勇
受保護的技術使用者:武漢華星光電技術有限公司
文檔號碼:201611181209
技術研發日:2016.12.20
技術公布日:2017.05.10